发布时间:2024-07-11 人气:0 编辑:888集团
小数分频锁相环在锁相环中主打的就是高精度和高分辨率,这个是小数分频锁相环有点。那么相对应的其实小数分频锁相环也是有一些缺点的,下面就跟大家来简单聊一聊小数分频锁相环缺点和影响。
● 原因:小数分频锁相环通过改变分频比的小数部分来实现非整数倍的分频,这导致在瞬时分频过程中存在误差。例如,若分频比为900.2,则分频器会花80%的时间除以900,花20%的时间除以901,虽然平均分频正确,但瞬时分频错误。这种瞬时相位误差会不断被相位频率检测器(PFD)和电荷泵试图校正,从而增加了系统的复杂性和不稳定性。
● 影响:数字噪声加上电荷泵的匹配不精确性,会导致在输出处产生杂散成分,这些杂散水平可能高于大多数通信标准的容许水平。尽管近年来小数分频器件在杂散性能方面进行了改进,但这一问题仍然是其应用中的一个挑战。
● 原因:小数分频锁相环的设计和实现相对复杂,需要更深入的PLL理论和逻辑开发过程知识。此外,由于小数分频涉及复杂的计算和操作(如除法和乘法等),这也增加了设计和实现的难度。
● 影响:设计复杂度高不仅增加了开发周期和成本,还可能影响系统的稳定性和可靠性。因此,工程师在设计小数分频锁相环时需要具备丰富的经验和专业知识。
● 特点:一些小数分频锁相环的电源电压VDD通常较高,这可能对低功耗应用造成一定的限制。例如,某些小数分频锁相环的电源电压可能达到1.8V或更高。
● 影响:高电源电压会增加系统的功耗,不利于低功耗设计。因此,在选择小数分频锁相环时需要根据具体应用需求权衡其性能和功耗。
● 情况:小数分频锁相环在前仿真过程中可能无法得到准确的版图结果,这主要是由于其复杂的计算和操作过程难以在仿真环境中完全模拟。
● 影响:前仿真结果的不准确性要求在实际应用中进行详细的电路和布局设计,以确保系统的性能和稳定性。这增加了设计和验证的难度和成本。
小数分频锁相环在提供高精度和高分辨率的频率输出方面具有显著优势,但其杂散水平较高、设计复杂度高、电源电压要求较高以及前仿真结果不准确等缺点也需要在应用中予以关注和解决。
型号 | 描述 | 射频输入频率 | 鉴相频率 | 功耗 | 闭环相位噪声 | 相位噪声 | Vs | Is | 工作温度 | 封装 |
锁相环 | 0.025~6 | 100 | 590mW | -128dBc/Hz@1MHz | -74dBc/Hz@10kHz | 1~3.3 | 1~4 | -40~85 | QFN40 |